RAM标准的控制机构JEDEC已发布有关DDR5 SDRAM规格的详细信息,以满足对更快的RAM的需求。
新的DDR5规范旨在在不降低通道效率的情况下扩展内存性能,但速度会更高。通过将突发长度从16倍增加到BL16,将存储体计数从16倍增加到32,可以实现此目的。DDR5 DIMM还具有两个40位独立子通道,从而提高了效率和可靠性。
称为决策反馈均衡(DFE)的新功能可实现IO速度可扩展性,以实现更高的带宽和性能改善。DDR5以每秒4.8吉比特的速度支持其前身DDR4的两倍带宽,但在发布时不提供。
DDR5还支持片上ECC缩放功能,可在高级工艺节点上进行制造。
JEDEC的Frank Ross表示:“ DDR5标准为业界在主存储器性能方面提供了关键性的进步,使下一代计算能够将数据转化为跨云,企业,网络,高性能计算和人工智能应用的洞察力。”美光科技公司董事会成员和高级技术人员。
与DDR4相比,电源要求从1.2V降至1.1V。DIMM设计上的稳压器可降低功耗,并提供更好的耐压性,以提高DRAM产量。DDR5将MIPI Alliance I3C Basic规范用于系统管理总线。
“与DDR4相比,DDR5准备通过应用各种功能来克服未来的技术扩展挑战并提高性能来提高计算性能。在此基础上,DDR5将引领以数据为中心的时代发展,并将在DDR5中扮演关键角色。第四次工业革命”,JEDEC成员之一SK hynix的DRAM产品计划负责人Uksong Kang说。“ SK hynix通过开发业界第一个符合JEDEC标准的DDR5来开拓市场的新领域。自2018年以来,我们一直在与许多合作伙伴合作,通过开发测试芯片和模块来验证DDR5生态系统,并最好在今年下半年确保批量生产水平。”
预计该产品将首先进入数据中心和其他云计算应用程序,然后不久便迁移到消费者。JEDEC已提供该规格供购买。