您当前的位置:首页 > 时尚 > 内容

485电平多少伏?

一、485电平多少伏?

rs-485芯片工作电压较低(5v左右),其本身耐压也非常低(-7v~+12v);而rs232工作电压在12v,所以。。。。。。补充:tvs管主要起浪涌保护作用和过压保护作用,当输入端子误接220/380v时,tvs导通,形成回路,让保护器件动作;rs485:12v以上已经超过共模电压范围,钳位与否不起作用了,已经达到损坏芯片的电压了,一般6.8v即可,常用,同时这个电压也在共模电压范围之内

二、TTL电平和485电平的区别?

数字电路中,由TTL电子元器件组成电路使用的电平。电平是个电压范围,规定输出高电平>2.4V,输出低电平=2.0V,输入低电平

三、逻辑电平原理?

逻辑电平是指一种可以产生信号的状态,通常由信号与地线之间的电位差来体现。逻辑电平的浮动范围由逻辑家族中不同器件的特性所决定。

四、逻辑电平变换的原则?

1、常逻辑电平间的转换方法:

(1) 晶体管+上拉电阻法  就是一个双极型三极管或 MOSFET,C/D极接一个上拉电阻到正电源,输入电平很灵活,输出电平大致就是正电源电平。

(2) OC/OD 器件+上拉电阻法  跟第一种方法类似。适用于器件输出刚好为 OC/OD (集电极开路漏极开路的场合。

(3) 74xHCT系列芯片升压 (3.3V→5V)  凡是输入与 5V TTL 电平兼容的 5V CMOS 器件都可以用作 3.3V→5V 电平转换。——这是由于 3.3V CMOS 的电平刚好和5V TTL电平兼容(巧合),而 CMOS 的输出电平总是接近电源电平的。

  廉价的选择如 74xHCT(HCT/AHCT/VHCT/AHCT1G/VHCT1G/...) 系列 (那个字母 T 就表示 TTL 兼容)。

(4) 超限输入降压法 (5V→3.3V, 3.3V→1.8V, ...)  凡是允许输入电平超过电源的逻辑器件,都可以用作降低电平。

  这里的"超限"是指超过电源,许多较古老的器件都不允许输入电压超过电源,但越来越多的新器件取消了这个限制 (改变了输入级保护电路)。

  例如,74AHC/VHC 系列芯片,其手册中明确注明"输入电压范围为0~5.5V",如果采用 3.3V 供电,就可以实现 5V→3.3V 电平转换。

(5) 专用电平转换芯片  最著名的就是 164245,不仅可以用作升压/降压,而且允许两边电源不同步。这是最通用的电平转换方案,但是也是很昂贵的 (我前不久买还是¥45/片,虽是零售,也贵的吓人),因此若非必要,最好不要用这种方案。

(6) 电阻分压法最简单的降低电平的方法。5V电平,经1.6k+3.3k电阻分压,就是3.3V。

(7) 限流电阻法  如果嫌上面的两个电阻太多,有时还可以只串联一个限流电阻。某些芯片虽然原则上不允许输入电平超过电源,但只要串联一个限流电阻,保证输入保护电流不超过极限(如 74HC 系列为 20mA),仍然是安全的。

(8) 无为而无不为法  只要掌握了电平兼容的规律。某些场合,根本就不需要特别的转换。例如,电路中用到了某种 5V 逻辑器件,其输入是 3.3V 电平,只要在选择器件时选择输入为 TTL 兼容的,就不需要任何转换,这相当于隐含适用了方法3)。

(9) 比较器法  算是凑数,有人提出用这个而已,还有什么运放法就太恶搞了。

2. 电平转换的"五要素"

(1) 电平兼容  解决电平转换问题,最根本的就是要解决逻辑器件接口的电平兼容问题。而电平兼容原则就两条:

VOH > VIH

VOL < VIL

再简单不过了!当然,考虑抗干扰能力,还必须有一定的噪声容限:

|VOH-VIH| > VN+

|VOL-VIL| > VN-

其中,VN+和VN-表示正负噪声容限。只要掌握这个原则,熟悉各类器件的输入输出特性,可以很自然地找到合理方案,如前面的方案(3)(4)都是正确利用器件输入特性的例子。

(2) 电源次序  多电源系统必须注意的问题。某些器件不允许输入电平超过电源,如果没有电源时就加上输入,很可能损坏芯片。这种场合性能最好的办法可能就是方案(5)——164245。如果速度允许,方案(1)(7)也可以考虑。

(3) 速度/频率  某些转换方式影响工作速度,所以必须注意。像方案(1)(2)(6)(7),由于电阻的存在,通过电阻给负载电容充电,必然会影响信号跳沿速度。为了提高速度,就必须减小电阻,这又会造成功耗上升。这种场合方案(3)(4)是比较理想的。

(4) 输出驱动能力  如果需要一定的电流驱动能力,方案(1)(2)(6)(7)就都成问题了。这一条跟上一条其实是一致的,因为速度问题的关键就是对负载电容的充电能力。(5) 路数  某些方案元器件较多,或者布线不方便,路数多了就成问题了。例如总线地址和数据的转换,显然应该用方案(3)(4),采用总线缓冲器芯片(245,541,16245...),或者用方案(5)。

(6) 成本&供货  前面说的164245就存在这个问题。"五要素"冒出第6个,因为这是非技术因素,而且太根本了,以至于可以忽略。

五、逻辑电平开关是什么?

就是可以使输出得到高低电平的开关。

常见的逻辑电平:

单端:TTL、CMOS、LVTTL、LVCMOS、GTL、BTL、ETL、GTLP、SSTL2-I、SSTL2-II、SSTL3-I、SSTL3-II、HSTL-I、HSTL-II、HSTL-III、HSTL-IV、HSUL_12、POD12、POD10等;

差分:ECL、PECL、LVPECL、LVDS、BLVDS、LP-LVDS、CML、DIFF_HSTL、DIFF_SSTL、DIFF_HSUL、TMDS、PPDS、RSDS等。

TTL逻辑输出形式包括集电极开路输出(OC)、三态门输出(TSL)、复合管(达林顿管)和图腾柱输出。

开路的TTL、CMOS、ECL门分别称为集电极开路(OC)、漏极开路(OD)、发射极开路(OE),使用时OC、OD门需要接阻值合适的上拉电阻,OE门需要接阻值合适的下拉电阻。

六、485是什么电平信号?

虽然二者的都属查分信号,但通信方式不一样。

CAN是多主结构,容错性能好,中间节点如遇故障可自动退出,不影响其它节点的通信;

而RS485是一主多从结构,通信速率较高,但容错性较差,中间节点一旦出现故障会影响下一站的通信。

此外,CAN的电流较RS485大,不具备本安特征。

相同距离下,CAN总线电缆要比RS485电缆要粗一些。

七、485怎么转换为低电平?

如果担心485接收器输出电平不能可靠的驱动CMOS,可以在它们之间加TTL结构的OC门,输出5V上拉就可以驱动CMOS了。

八、rs485信号电平标准?

通常情况下,发送发送器A、B之间的征地安排在+2~+6V,是一个逻辑状态,负电平在-2~-6V,是另一个逻辑状态。

九、rs232逻辑电平范围?

RS232接口任何一条信号线的电压均为负逻辑关系。即:逻辑“1”为-3v— -15V;逻辑“0”:+3v— +15V.

十、逻辑电平输出是什么意思?

逻辑电平输出是指一种,可以产生信号的状态,通常由信号与地线之间的电位差来体现。逻辑电平的浮动范围,由逻辑家族中不同器件的特性所决定。

保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平。


声明:本文版权归原作者所有,转载文章仅为传播更多信息之目的,如作者信息标记有误,请第一时间联系我们修改或删除,谢谢。

上一篇: 青春正能量演讲稿

下一篇: 北京国宾酒店



猜你感兴趣

推荐阅读

网站内容来自网络,如有侵权请联系我们,立即删除! | 软文发布 | 粤ICP备2021106084号